Síntesis de hardware mediante algoritmos evolutivos sobre plataformas paralelas basadas en fpgas

Tesis doctoral de Cesar Agustin Pedraza Bonilla

El uso de algoritmos evolutivos para realizar síntesis de circuitos combinacionales permite crear estructuras nuevas y añadir restricciones que no son posibles con otras técnicas. Actualmente los trabajos en este campo son realizados en plataformas paralelas con tiempos de evolución muy altos. el trabajo de esta tesis consiste en la especificación de un algoritmo evolutivo para la síntesis combinacional y el diseño de una plataforma paralela basada en fpgas para disminuir los tiempos de respuesta y aumentar el rendimiento de este tipo de estrategia. Los resultados obtenidos fueron comparados con los que se obtuvieron al ejecutar el algoritmo en dos plataformas paralelas, una basada en un alto rendimiento y otra en hardware gramático de última generación .

 

Datos académicos de la tesis doctoral «Síntesis de hardware mediante algoritmos evolutivos sobre plataformas paralelas basadas en fpgas«

  • Título de la tesis:  Síntesis de hardware mediante algoritmos evolutivos sobre plataformas paralelas basadas en fpgas
  • Autor:  Cesar Agustin Pedraza Bonilla
  • Universidad:  Rey juan carlos
  • Fecha de lectura de la tesis:  28/06/2010

 

Dirección y tribunal

  • Director de la tesis
    • José Ignacio Martínez Torre
  • Tribunal
    • Presidente del tribunal: Luis Pastor pérez
    • Juan Lopez coronado (vocal)
    • daniel Mozos muñoz (vocal)
    • Francisco Javier Gomez arribas (vocal)

 

Deja un comentario

Tu dirección de correo electrónico no será publicada. Los campos obligatorios están marcados con *

Scroll al inicio