Contribucion al diseño de arrays vlsi con paralelismo de grano fino.

Tesis doctoral de Eduardo Boemo Scalvinoni

En esta tesis se establece un conjunto de criterios de diseño de arrays sistolicos o segmentados en fpgas y standard cells, dos tecnologías vlsi caracterizadas por el alto grado de automatizacion en el proceso de particionado, emplazamiento y rutado. Se analizan los principales parametros que intervienen en la construccion de estos circuitos y sus limitaciones de caracter general, demostrandose la influencia central de la red de interconexion y la profundidad de logica sobre las demas caracteristicas del array. Se determinan los principales compromisos en velocidad, area, consumo y tipo de comunicacion, desarrollandose una metodología de caracterizacion y analisis aplicable a otras tecnologías. se demuestra la eficacia de un enfoque basado en modificaciones a nivel arquitectural y layout como metodo para reducir el consumo de potencia. Se resuelve la controversia sincrono-autotemporizado y se determinan los limites de la sincronizacion clasica para el estado del arte de las tecnologías utilizadas. Se analiza la tecnica wave pipeline en fpga.

 

Datos académicos de la tesis doctoral «Contribucion al diseño de arrays vlsi con paralelismo de grano fino.«

  • Título de la tesis:  Contribucion al diseño de arrays vlsi con paralelismo de grano fino.
  • Autor:  Eduardo Boemo Scalvinoni
  • Universidad:  Politécnica de Madrid
  • Fecha de lectura de la tesis:  01/01/1996

 

Dirección y tribunal

  • Director de la tesis
    • Meneses Chaus Juan Manuel
  • Tribunal
    • Presidente del tribunal: Lopez Barrio Carlos Alberto
    • Joan Figueras Pí mies (vocal)
    • Javier Uceda Antolin (vocal)
    • Antonio Nuñez Ordoñez (vocal)

 

Deja un comentario

Tu dirección de correo electrónico no será publicada. Los campos obligatorios están marcados con *

Scroll al inicio