Design of a deskewing and fault tolerance switch for high speed double data rate lvds links

Tesis doctoral de Gloria María Torralba Collados

La forma más eficaz de transmitir cantidades masivas de datos a altas frecuencias es actualmente mediante enlaces paralelos de comunicación punto a punto, ya que el ancho de banda se incrementa con el número de señales o líneas del enlace. Tradicionalmente, en estos protocolos los datos se transmiten de manera síncrona a una señal de reloj. Dicha señal de reloj se usa en los sistemas receptores para descodificar la información transmitida. Sin embargo, los fenómenos de propagación asociados al medio de transmisión afectan negativamente a la calidad de las señales de forma proporcional a la distancia entre los enlaces. La consecuencia más importante es que las señales de datos llegan a los receptores adelantadas o retrasadas con respecto a la señal de reloj. En transmisiones de grandes anchos de banda y frecuencia, este desfase temporal, más conocido en la literatura por skew, puede llegar a ser del mismo orden de magnitud que la anchura del periodo de la señal de reloj. Este fenómeno es una limitación común a todos las tecnologías de interconexión y depende exclusivamente de las características físicas del medio. Como resultado, el máximo ancho de banda está limitado por la naturaleza del medio empleado. la transmisión de señales en modo diferencial, más conocida por su acrónimo lvds (low voltage differential signalling), es hoy en día uno de los estándares más populares debido a sus altas prestaciones y bajo coste. La única limitación de esta tecnología viene impuesta por la calidad del medio físico empleado como canal de transmisión. Para aliviar los efectos perjudiciales del skew, en los sistemas receptores se emplean los llamados circuitos regeneradores de reloj con el objeto de sincronizar las señales de datos y reloj. Dichos circuitos están basados tradicionalmente en bucles de enganche de fase. el circuito integrado swift (switch for fault tolerance) presentado en esta tesis tiene por ob

 

Datos académicos de la tesis doctoral «Design of a deskewing and fault tolerance switch for high speed double data rate lvds links«

  • Título de la tesis:  Design of a deskewing and fault tolerance switch for high speed double data rate lvds links
  • Autor:  Gloria María Torralba Collados
  • Universidad:  Universitat de valéncia (estudi general)
  • Fecha de lectura de la tesis:  21/02/2005

 

Dirección y tribunal

  • Director de la tesis
    • Volker Lindenstruth
  • Tribunal
    • Presidente del tribunal: Huertas diaz José Luis
    • Manuel Lozano fantoba (vocal)
    • reinhard Tielert (vocal)
    • hans Mí¼ller (vocal)

 

Deja un comentario

Tu dirección de correo electrónico no será publicada. Los campos obligatorios están marcados con *

Scroll al inicio