Diseño de un modulo de proceso tolerante a fallos. inclusion en una arquitectura multiprocesador.

Tesis doctoral de German Fabregat Llueca

La tesis doctoral presentada realiza un estudio de los modelos de comportamiento de los sistemas multiprocesador, para ubicar correctamente en este ambito los mecanismos de recuperacion de errores hacia atras.Las conclusiones del estudio permiten establecer los requisitos necesarios para la inclusion de mecanismos de recuperacion correctos en sistemas mono y multiprocesador.Se proponen dos mecanismos de recuperacion para un sistema real basado en el futurebus+ como bus del sistema y el procesador mips r4400mc, de los cuales se realiza, asi mismo, el diseño detallado. posteriormente se efectuan una serie de simulaciones comparando las prestaciones de los dos mecanismos frente a un sistema que no incorpore tecnicas de recuperacion. se incluye ademas la especificacion, diseño e implementacion de un modulo de proceso fail-stop y se proponen y analizan los dispositivos comparadores sensibles a paridad.

 

Datos académicos de la tesis doctoral «Diseño de un modulo de proceso tolerante a fallos. inclusion en una arquitectura multiprocesador.«

  • Título de la tesis:  Diseño de un modulo de proceso tolerante a fallos. inclusion en una arquitectura multiprocesador.
  • Autor:  German Fabregat Llueca
  • Universidad:  Universitat de valéncia (estudi general)
  • Fecha de lectura de la tesis:  01/01/1996

 

Dirección y tribunal

  • Director de la tesis
    • Antonio Pérez Ambite
  • Tribunal
    • Presidente del tribunal: De Miguel Abasagasti Pedro
    • Juan José Serrano Martín (vocal)
    • Ramón Puigjaner Trepat (vocal)
    • Carlos Hernandez Espinosa (vocal)

 

Deja un comentario

Tu dirección de correo electrónico no será publicada. Los campos obligatorios están marcados con *

Scroll al inicio