Diseño e implementación en fpga de multiplicadores serie/paralelo utilizando la aritmética de dígitos en serie y su aplicación al filtrado en tiempo real.

Tesis doctoral de Javier Valls Coquillat

Esta tesis intenta realizar una contribución al diseño y construcción de cdsps (custom digital signal processors) en fpgas (field programmable gate arrays). Entre las diversas alternativas, se ha elegido la aritmética o computación de dígitos en serie. los circuitos resultantes de utilizar esta técnica pueden ser implementados de manera muy eficaz en un fpga. Además, para una determinada aplicación, permite ajsutar la frecuencia de oepración en tiempo real a un valor cercano el requerido. Esto minimiza el coste en área, que resulta notablemente menor que la correspondiente a cualquier estructura bit paralela. dentro de los procesadores con aritmética serie se estudian en detalle el operador multiplicación serie/paralelo y su aplicación al filtrado fir. las principales contribuciones en esta parte son el análisis normalizado y la clasificación de los diferentes tipos de arquitecturas atendiendo al algoritmo que implementan en hardware, la propuesta de nuevas tepologías y finalmente, modificación de los circuitos para mejorar su acoplamiento con la tecnología marco elegida. la tesis se apoya por un exhaustivo trabajo experimental, en el cual se han validado más de 600 circuitos diferentes utilizando tecnología de altera. Esto ha permitido identificar las arquitecturas que mejor se adptan a una fpga con luts tipo k=4, y caracterizar cada topología en ancho de banda, área y profundidad de lógica.

 

Datos académicos de la tesis doctoral «Diseño e implementación en fpga de multiplicadores serie/paralelo utilizando la aritmética de dígitos en serie y su aplicación al filtrado en tiempo real.«

  • Título de la tesis:  Diseño e implementación en fpga de multiplicadores serie/paralelo utilizando la aritmética de dígitos en serie y su aplicación al filtrado en tiempo real.
  • Autor:  Javier Valls Coquillat
  • Universidad:  Politécnica de Valencia
  • Fecha de lectura de la tesis:  15/10/1999

 

Dirección y tribunal

  • Director de la tesis
    • Eduardo Boemo Scalvinoni
  • Tribunal
    • Presidente del tribunal: Antonio García guerra
    • enrique Mandado pérez (vocal)
    • Juan Meneses chaus (vocal)
    • eduardo Sánchez (vocal)

 

Deja un comentario

Tu dirección de correo electrónico no será publicada. Los campos obligatorios están marcados con *

Scroll al inicio