Tesis doctoral de M. Asunción Pérez Pascual
La aritmética on-line se utiliza en el diseño vlsi para acelerar los procesadores digitales de la señal. Esto es debido a que evita la propagación de acarreo inherente a los sistemas que utilizan la representación numérica en complemento a dos. Por ello la frecuencia de funcionamiento de estos circuitos aumenta y, además, se independiza del tamaño de palabra que se está procesando. en esta tesis doctoral se ha evaluado la viabilidad del uso de la aritmética on-line en el diseño con dispositivos fpga. Para ello se ha elegido como aplicación la implementación de procesadores fft. Concretamente se han desarrollado circuitos multiplicadores de números complejos que combinan la aritmética on-line con la aritmética distribuida, operadores butterfilies y arquitecturas completas de procesadores fft. en todos los casos se ha adaptado la estructura del operador a la del dispositivo, de forma que se han obtenido circuitos con mínima profundidad de lógica que alcanzan la máxima velocidad que permite la tecnología de implementación seleccionada. Para asegurar las prestaciones de los operadores desarrollados. se ha realizado una librería de cores utilizando emplazamiento relativo para las familias xc4000 y virtex de xilinx.
Datos académicos de la tesis doctoral «Implementación en fpga de la transformada rápida de fourier con aritmética on-line«
- Título de la tesis: Implementación en fpga de la transformada rápida de fourier con aritmética on-line
- Autor: M. Asunción Pérez Pascual
- Universidad: Politécnica de Valencia
- Fecha de lectura de la tesis: 21/06/2002
Dirección y tribunal
- Director de la tesis
- Javier Valls Coquillat
- Tribunal
- Presidente del tribunal: Antonio García guerra
- Antonio García ríos (vocal)
- Francisco Javier Gomez arribas (vocal)
- Ezquerra ventosa José angel (vocal)