Metodología para el diseño de circuitos asincronos pseudo-insensibles a retardos

Tesis doctoral de Antonio Oscar Garnica Alcazar

El objetivo de esta tesis es proporcionar una metodología para el diseño de circuitos asíncronos de altas prestaciones y bajo consumo que permita el empleo de herramientas de diseño de circuitos sincronos. para conseguir este objetivo ha sido necesario, en primer lugar, encontrar la estructura del circuito que permite alcanzar los rendimientos deseados y reducir los requisitos de area. En segundo lugar, hemos definido el protocolo de comunicación que sincroniza de forma correcta los distintos componentes del circuito y el circuito con su entorno. A continuacion hemos estudiado el rendimiento de los circuitos construidos con la estructura y el protocolo definidos con anterioridad. Posteriormente, hemos desarrollado una metodología de diseño que con la que es posible la construccion de circuitos asincronos utilizando el flujo de diseño, las herramientas y las bibliotecas de celdas empleadas en el diseño sincrono. Finalmente, y como ultima aportacion, hemos definido un modelo del comportamiento temporal, de los componentes del circuito que reduce las necesidades del area y consumo de potencia de los circuitos asincronos.

 

Datos académicos de la tesis doctoral «Metodología para el diseño de circuitos asincronos pseudo-insensibles a retardos«

  • Título de la tesis:  Metodología para el diseño de circuitos asincronos pseudo-insensibles a retardos
  • Autor:  Antonio Oscar Garnica Alcazar
  • Universidad:  Complutense de Madrid
  • Fecha de lectura de la tesis:  17/10/2001

 

Dirección y tribunal

  • Director de la tesis
    • Juan Lanchares Davila
  • Tribunal
    • Presidente del tribunal: roman Hermida correa
    • Antonio Acosta (vocal)
    • Lopez lopez Juan Carlos (vocal)
    • Luis Entrena (vocal)

 

Deja un comentario

Tu dirección de correo electrónico no será publicada. Los campos obligatorios están marcados con *

Scroll al inicio