Modelado del tiempo de propagacion para analisis y verificacion temporal de circuitos dcfl en gaas.

Tesis doctoral de Antonio Hernandez Ballester

En este trabajo se aporta un modelo analitico de la respuesta transitoria de las puertas de la familia logica dcfl. Se desarrolla, ademas, una formulacion polinomico-tabular de los tiempos de propagacion. se proponen herramientas con las que realizar analisis y verificacion temporal sobre circuitos basados en la familia dcfl/sacfl.

 

Datos académicos de la tesis doctoral «Modelado del tiempo de propagacion para analisis y verificacion temporal de circuitos dcfl en gaas.«

  • Título de la tesis:  Modelado del tiempo de propagacion para analisis y verificacion temporal de circuitos dcfl en gaas.
  • Autor:  Antonio Hernandez Ballester
  • Universidad:  Palmas de gran canaria
  • Fecha de lectura de la tesis:  01/01/1993

 

Dirección y tribunal

  • Director de la tesis
    • Antonio Nuñez Ordoñez
  • Tribunal
    • Presidente del tribunal: Elias Muñoz Merino
    • Dorta Naranjo Blas Pablo (vocal)
    • Juan Meneses Chaus (vocal)
    • Manuel Betancor Garcia (vocal)

 

Deja un comentario

Tu dirección de correo electrónico no será publicada. Los campos obligatorios están marcados con *

Scroll al inicio