Síntesis arquitectónica a nivel de bit guiada por tiempos de llegada

Tesis doctoral de Rafael Ruiz Sautua

La presente tesis se enmarca dentro del ámbito del diseño automático a partir de especificaciones arquitectónicas, proponiéndose un conjunto de nuevas metodología de diseño para incrementar el rendimiento de los circuitos alcanzados. estas técnicas se basan en la divisibilidad de las operaciones y pueden aplicare con éxito a cualquier punto del proceso de diseño: a la optimización de las especificaciones conductuales, a la fase de planificación de operaciones de la síntesis de alto nivel o a la optimización de circuitos a nivel de transferencia entre registros. En todos los casos se han propuesto algoritmos que implementan dichas técnicas, obteniéndose resultados muy satisfactorios en cuanto al rendimiento de los circuitos, sin perjuicio del área ni del consumo de energía.

 

Datos académicos de la tesis doctoral «Síntesis arquitectónica a nivel de bit guiada por tiempos de llegada«

  • Título de la tesis:  Síntesis arquitectónica a nivel de bit guiada por tiempos de llegada
  • Autor:  Rafael Ruiz Sautua
  • Universidad:  Complutense de Madrid
  • Fecha de lectura de la tesis:  11/07/2007

 

Dirección y tribunal

  • Director de la tesis
    • Molina Prego María Del Carmen
  • Tribunal
    • Presidente del tribunal: Daniel Mozos Muñoz
    • Carlos Carreras Vaquer (vocal)
    • José Ignacio Martínez Torre (vocal)
    • Olga Peñalba Rodríguez (vocal)

 

Deja un comentario

Tu dirección de correo electrónico no será publicada. Los campos obligatorios están marcados con *

Scroll al inicio