Tesis doctoral de ángel Vidal Sánchez
Resumen este trabajo está fundamentalmente enfocado al diseño de un nuevo controlador reseteado con el objetivo de que su aplicación al control de procesos no resulte compleja para el ingeniero u operario encargado. los controladores reseteados surgieron como alternativa para superar las limitaciones de fase y magnitud que poseían los controladores lineales, pues permitían aumentar la fase del sistema sin variar con ello su magnitud. Como consecuencia de estos beneficios del control reseteado y con el objetivo de usarlos en controladores ya comercializados, surgió la idea principal de este trabajo, que es la de definir y diseñar un controlador de tipo proporcional- integral (pi) con acción de reset, bautizado como controlador pi+ci. la estabilidad interna de este nuevo controlador reseteado se demuestra dividiendo el espacio de estado en regiones y usando en cada una de ellas funciones de lyapunov locales, tanto en procesos sin retardo como en procesos con retardo, éstos últimos los más comunes en el control de procesos. para sintonizar el controlador pi+ci primeramente se sintoniza un controlador pi mediante el método del control del modelo interno (imc). Posteriormente, a este controlador pi se le hace reset solamente en una parte de su término integral, quedando sintonizado el controlador pi+ci. Para el caso de un proceso de primer orden sin retardo se consigue que el sistema de control alcance el estado estacionario con tan solo dos acciones de reset. por otro lado, cuando el proceso tiene retardo se debe desintonizar el controlador base pi para hacerlo más rápido y con más overshoot. En este caso, al sintonizar el controlador pi+ci se consigue una respuesta más rápida que la conseguida con el controlador pi sintonizado por imc sin aumentar el overshoot. esta misma filosofía se aplica para sintonizar el controlador pi+ci cuando el proceso a controlar tiene incertidumbre, consiguiendo de nuevo acortar el transitorio de la respuesta del controlador pi. Además de éstos, el controlador pi+ci aporta otro beneficio al sistema de control, pues posee propiedades anti-windup y con ello evita la saturación de la señal de control. 1 cuando el proceso contiene retardos dominantes, a éste le llega una señal de control reseteada retardada provocando una descoordinación entre los instantes de reset y los instantes en los que el proceso percibe los beneficios de la acción de reset. Para solucionar esta descoordinación se adelantan los instantes de reset mediante dos nuevas condiciones de reset, dadas por una banda de reset fija y otra variable. Además, en las ocasiones en las que el undershoot de la respuesta aumenta en lugar de disminuir, se define un coeficiente de reset relativo que hace que el término integral del controlador pi+ci se haga reset en función de la dinámica del sistema de control. finalmente, los beneficios del controlador pi+ci se comprueban sobre sistemas reales de control de procesos. Por un lado se usa el controlador pi+ci para controlar la temperatura de salida de un campo solar de colectores distribuidos. por otro lado, también se aplica la compensación pi+ci en la industria conservera. En ambos procesos, al aplicar el controlador pi+ci se mejora notablemente la respuesta del controlador pi lineal, reduciendo su transitorio con menores overshoot y undershoot sin disminuir su velocidad.
Datos académicos de la tesis doctoral «Diseño de sistemad de control reseteado: aplicaciones en control de procesos«
- Título de la tesis: Diseño de sistemad de control reseteado: aplicaciones en control de procesos
- Autor: ángel Vidal Sánchez
- Universidad: Murcia
- Fecha de lectura de la tesis: 24/11/2009
Dirección y tribunal
- Director de la tesis
- Alfonso Baños Torrico
- Tribunal
- Presidente del tribunal: sebastián Dormido bencomo
- Manuel Berenguel soria (vocal)
- José Carlos Moreno úbeda (vocal)
- Carlos Sagí¼es blazquiz (vocal)